अर्डर_bg

उत्पादनहरु

(इलेक्ट्रोनिक कम्पोनेन्टहरू) 5V927PGGI8

छोटो विवरण:


उत्पादन विवरण

उत्पादन ट्यागहरू

उत्पादन विशेषताहरू

TYPE DESCRIPTION
श्रेणी एकीकृत सर्किट (ICs)

घडी/समय

घडी जेनरेटर, PLL, फ्रिक्वेन्सी सिन्थेसाइजरहरू

Mfr रेनेसास इलेक्ट्रोनिक्स अमेरिका इंक
शृङ्खला -
प्याकेज टेप र रिल (TR)
उत्पादन स्थिति अप्रचलित
टाइप गर्नुहोस् घडी जेनरेटर
PLL हो बाइपास संग
इनपुट LVTTL, क्रिस्टल
आउटपुट LVTTL
सर्किटहरूको संख्या 1
अनुपात - इनपुट: आउटपुट २:४
भिन्नता - इनपुट: आउटपुट होइन होइन
आवृत्ति - अधिकतम 160MHz
विभाजक/गुणक हो होइन
भोल्टेज - आपूर्ति 3V ~ 3.6V
सञ्चालन तापमान -40°C ~ 85°C
माउन्टिङ प्रकार सतह माउन्ट
प्याकेज / केस १६-टीएसएसओपी (०.१७३″, ४.४० मिमी चौडाइ)
आपूर्तिकर्ता उपकरण प्याकेज 16-TSOP
आधार उत्पादन नम्बर IDT5V927

कागजात र मिडिया

स्रोत प्रकार LINK
डाटाशीटहरू IDT5V927
PCN अप्रचलित/EOL संशोधन २३/डिसेम्बर/२०१३

बहु यन्त्रहरू 28/Oct/2013

HTML डाटाशीट IDT5V927

पर्यावरण र निर्यात वर्गीकरण

ATTRIBUTE DESCRIPTION
नमी संवेदनशीलता स्तर (MSL) १ (असीमित)
RECH स्थिति अप्रभावित पहुँच
ECCN EAR99
HTSUS 8542.39.0001

अतिरिक्त स्रोतहरू

ATTRIBUTE DESCRIPTION
अरु नामहरु 5V927PGGI8
मानक प्याकेज ४,०००

उत्पादन विवरण
24-बिट डिजिटल सिग्नल प्रोसेसर

मोटोरोला DSP56307, प्रोग्रामेबल डिजिटल सिग्नल प्रोसेसर (DSPs) को DSP56300 परिवारको सदस्य, सामान्य फिल्टरिङ अपरेसनहरूको साथ वायरलेस पूर्वाधार अनुप्रयोगहरूलाई समर्थन गर्दछ।अन-चिप एन्हान्स्ड फिल्टर कोप्रोसेसर (EFCOP) ले कोर अपरेशनसँग समानान्तरमा फिल्टर एल्गोरिदमहरू प्रक्रिया गर्दछ, यसरी समग्र DSP प्रदर्शन र दक्षता बढाउँछ।परिवारका अन्य सदस्यहरू जस्तै, DSP56307 ले उच्च-प्रदर्शन, एकल-घडी-चक्र-प्रति-निर्देशन इन्जिन (मोटोरोलास लोकप्रिय DSP56000 कोर परिवारसँग कोड-कम्प्याटिबल), ब्यारेल सिफ्टर, 24-बिट ठेगाना, एक निर्देशन क्यास, र प्रयोग गर्दछ। एक प्रत्यक्ष मेमोरी पहुँच नियन्त्रक, चित्र 1 मा जस्तै। DSP56307 ले 2.5 भोल्ट कोर र स्वतन्त्र 3.3 भोल्ट इनपुट/आउटपुट पावरको साथ आन्तरिक 100 मेगाहर्ट्ज घडी प्रयोग गरेर प्रति सेकेन्ड 100 मिलियन निर्देशन (MIPS) मा प्रदर्शन प्रदान गर्दछ।

अवलोकन
दोस्रो पुस्ताको ASMBL (Advanced Silicon Modular Block) स्तम्भ-आधारित आर्किटेक्चर प्रयोग गर्दै, XC5VLX330T-3FFG1738I ले पाँचवटा भिन्न प्लेटफर्महरू (उप-परिवारहरू) समावेश गर्दछ, जुन कुनै पनि FPGA परिवारद्वारा प्रस्ताव गरिएको सबैभन्दा बढी छनोट हो।प्रत्येक प्लेटफर्मले विभिन्न प्रकारका उन्नत तर्क डिजाइनहरूको आवश्यकतालाई सम्बोधन गर्न सुविधाहरूको फरक अनुपात समावेश गर्दछ।सबैभन्दा उन्नत, उच्च-प्रदर्शन तर्क कपडाको अतिरिक्त, XC5VLX330T-3FFG1738I FPGAs मा शक्तिशाली 36-Kbit ब्लक RAM/FIFOs, दोस्रो पुस्ता 25 x 18 DSP स्लाइसहरू सहित धेरै हार्ड-IP प्रणाली स्तर ब्लकहरू छन्, निर्मितसँग IO प्रविधि चयन गर्नुहोस्। डिजिटल-नियन्त्रित प्रतिबाधामा, चिप सिंक स्रोत-सिंक्रोनस इन्टरफेस ब्लकहरू, प्रणाली मनिटर कार्यक्षमता,

विशेषताहरु
उच्च प्रदर्शन DSP56300 कोर
● 2.5 V कोर र 3.3 VI/O मा 100 मेगाहर्ट्ज घडीको साथ 100 मिलियन निर्देशन प्रति सेकेन्ड (MIPS)
● DSP56000 कोरसँग मिल्दो वस्तु कोड
● उच्च समानान्तर निर्देशन सेट
● डेटा अंकगणित तर्क एकाइ (ALU)
- पूर्ण रूपमा पाइपलाइन गरिएको 24 x 24-बिट समानान्तर गुणक-संचयकर्ता
- 56-बिट समानान्तर ब्यारेल सिफ्टर (फास्ट शिफ्ट र सामान्यीकरण; बिट स्ट्रिम जेनरेशन र पार्सिङ)
- सशर्त ALU निर्देशनहरू
- सफ्टवेयर नियन्त्रण अन्तर्गत 24-बिट वा 16-बिट अंकगणित समर्थन
● कार्यक्रम नियन्त्रण इकाई (PCU)
- स्थिति स्वतन्त्र कोड (PIC) समर्थन
- DSP अनुप्रयोगहरूको लागि अनुकूलित ठेगाना मोडहरू (तत्काल अफसेटहरू सहित)
- अन-चिप निर्देशन क्यास नियन्त्रक
- अन-चिप मेमोरी-विस्तार योग्य हार्डवेयर स्ट्याक
- नेस्टेड हार्डवेयर DO लूपहरू
- छिटो स्वत: फिर्ता अवरोधहरू
● प्रत्यक्ष मेमोरी पहुँच (DMA)
- आन्तरिक र बाह्य पहुँचहरूलाई समर्थन गर्ने छ DMA च्यानलहरू
- एक-, दुई-, र त्रि-आयामिक स्थानान्तरण (गोलाकार बफरिङ सहित)
- अन्त्य-अफ-ब्लक-स्थानान्तरण अवरोधहरू
- अवरोध रेखाहरू र सबै बाह्य उपकरणहरूबाट ट्रिगर गर्दै
● फेज-लक लूप (PLL)
- लकको हानि बिना कम शक्ति विभाजन कारक (DF) को परिवर्तन गर्न अनुमति दिन्छ
- स्क्यू उन्मूलनको साथ आउटपुट घडी
● हार्डवेयर डिबगिङ समर्थन
- अन-चिप इमुलेशन (CE मा) मोड्युल
- संयुक्त परीक्षण कार्य समूह (JTAG) परीक्षण पहुँच पोर्ट (TAP)
- ठेगाना ट्रेस मोडले बाह्य पोर्टमा आन्तरिक कार्यक्रम RAM पहुँचहरू प्रतिबिम्बित गर्दछ


  • अघिल्लो:
  • अर्को:

  • यहाँ आफ्नो सन्देश लेख्नुहोस् र हामीलाई पठाउनुहोस्