XC2C256-7TQG144C QFP144 xilinx चिप्स 1.8V इनपुट-आउटपुट मात्रा 118 FLASH PLD IC इलेक्ट्रोनिक
उत्पादन विशेषताहरू
TYPE | DESCRIPTION | चयन गर्नुहोस् |
श्रेणी | एकीकृत सर्किट (ICs) |
|
Mfr | AMD Xilinx |
|
शृङ्खला | कूलरनर II |
|
प्याकेज | ट्रे |
|
उत्पादन स्थिति | सक्रिय |
|
प्रोग्रामेबल प्रकार | प्रणाली प्रोग्रामेबल मा |
|
ढिलाइ समय tpd(1) अधिकतम | ६.७ एनएस |
|
भोल्टेज आपूर्ति - आन्तरिक | 1.7V ~ 1.9V |
|
तर्क तत्व/ब्लकहरूको संख्या | 16 |
|
म्याक्रोसेलहरूको संख्या | २५६ |
|
गेट्स संख्या | ६००० |
|
I/O को संख्या | ११८ |
|
सञ्चालन तापमान | 0°C ~ 70°C (TA) |
|
माउन्टिङ प्रकार | सतह माउन्ट |
|
प्याकेज / केस | 144-LQFP |
|
आपूर्तिकर्ता उपकरण प्याकेज | 144-TQFP (20×20) |
|
आधार उत्पादन नम्बर | XC2C256 |
|
उत्पादन जानकारी त्रुटि रिपोर्ट गर्नुहोस्
समान हेर्नुहोस्
कागजात र मिडिया
स्रोत प्रकार | LINK |
डाटाशीटहरू | XC2C256 डाटाशीट |
वातावरणीय जानकारी | Xiliinx RoHS प्रमाणपत्र |
विशेष उत्पादन | CoolRunner™-II CPLDs |
PCN सभा/उत्पत्ति | Mult Dev LeadFrame Chg 29/Oct/2018 |
HTML डाटाशीट | XC2C256 डाटाशीट |
पर्यावरण र निर्यात वर्गीकरण
ATTRIBUTE | DESCRIPTION |
RoHS स्थिति | ROHS3 अनुरूप |
नमी संवेदनशीलता स्तर (MSL) | ३ (१६८ घण्टा) |
RECH स्थिति | अप्रभावित पहुँच |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
एक जटिल प्रोग्रामेबल तर्क उपकरण (CPLD) पूर्ण प्रोग्रामयोग्य AND/OR arrays र macrocells संग एक तर्क उपकरण हो।म्याक्रोसेलहरू CPLD को मुख्य बिल्डिंग ब्लकहरू हुन्, जसमा जटिल तर्क कार्यहरू र विच्छेदनात्मक सामान्य फारम अभिव्यक्तिहरू लागू गर्न तर्कहरू समावेश हुन्छन्।AND/OR arrays पूर्ण रूपमा पुन: प्रोग्रामयोग्य र विभिन्न तर्क कार्यहरू प्रदर्शन गर्न जिम्मेवार छन्।म्याक्रोसेलहरूलाई क्रमिक वा संयोजन तर्क प्रदर्शन गर्न जिम्मेवार कार्यात्मक ब्लकहरूको रूपमा पनि परिभाषित गर्न सकिन्छ।
प्रोग्रामेबल लजिक एरेज (PLAs) र प्रोग्रामेबल एरे लॉजिक (PAL) जस्ता पहिलेका लजिक यन्त्रहरूको तुलनामा एउटा जटिल प्रोग्रामेबल लजिक यन्त्र एक नवीन उत्पादन हो।पहिलेका तर्क यन्त्रहरू प्रोग्रामयोग्य थिएनन्, त्यसैले तर्क धेरै तर्क चिपहरू संयोजन गरेर बनाइएको थियो।CPLD सँग PALs र फिल्ड-प्रोग्रामेबल गेट arrays (FPGAs) बीचको जटिलता छ।यसमा PALs र FPGAs दुवैको वास्तुकला विशेषताहरू पनि छन्।CPLD र FPGA बीचको मुख्य आर्किटेक्चरल भिन्नता यो हो कि FPGA हरू लुकअप तालिकाहरूमा आधारित हुन्छन्, जबकि CPLDs समुद्री-गेटहरूमा आधारित हुन्छन्।
CPLDs र FPGAs को साझा विशेषताहरू हुन् कि तिनीहरू दुबैमा ठूलो संख्यामा गेटहरू र तर्कका लागि लचिलो प्रावधानहरू छन्।जबकि CPLDs र PAL हरू बीचको सामान्य विशेषताहरूमा गैर-अस्थिर कन्फिगरेसन मेमोरी समावेश छ।CPLD हरू प्रोग्रामेबल तर्क उपकरणहरूको बजारमा नेताहरू हुन्, जसमा उन्नत प्रोग्रामिङ, कम लागत, गैर-अस्थिर र प्रयोग गर्न सजिलो जस्ता धेरै फाइदाहरू छन्।
एजटिल प्रोग्रामेबल तर्क उपकरण(CPLD) होप्रोग्रामयोग्य तर्क उपकरणको बीच जटिलता संगPALsरFPGAs, र दुवै को वास्तुकला विशेषताहरु।CPLD को मुख्य भवन ब्लक होmacrocell, जसमा तर्क कार्यान्वयन समावेश छविच्छेदक सामान्य रूपअभिव्यक्ति र थप विशेष तर्क सञ्चालन।
विशेषताहरु[सम्पादन गर्नुहोस्]
केही CPLD सुविधाहरू समान छन्PALs:
- गैर-अस्थिर कन्फिगरेसन मेमोरी।धेरै FPGAs को विपरीत, एक बाह्य कन्फिगरेसनरोमआवश्यक छैन, र CPLD प्रणाली स्टार्ट-अपमा तुरुन्तै काम गर्न सक्छ।
- धेरै लिगेसी CPLD यन्त्रहरूका लागि, राउटिङले धेरैजसो तर्क ब्लकहरूलाई बाह्य पिनहरूसँग जोडिएको इनपुट र आउटपुट संकेतहरू, आन्तरिक राज्य भण्डारण र गहिरो स्तरित तर्कको लागि अवसरहरू कम गर्न बाधा पुर्याउँछ।यो सामान्यतया ठूला CPLDs र नयाँ CPLD उत्पादन परिवारहरूको लागि एक कारक होइन।
अन्य सुविधाहरू समान छन्FPGAs:
- ठूलो संख्यामा गेटहरू उपलब्ध छन्।CPLDs सँग सामान्यतया हजारौं देखि दसौं हजार बराबर हुन्छतर्क गेट्स, मध्यम जटिल डाटा प्रोसेसिंग उपकरणहरूको कार्यान्वयन अनुमति दिँदै।PAL हरूमा सामान्यतया केही सय गेट समकक्षहरू हुन्छन्, जबकि FPGA हरू सामान्यतया दशौं हजारदेखि धेरै मिलियनसम्म हुन्छन्।
- तर्क को लागी केहि प्रावधानहरु भन्दा लचिलोउत्पादनको योगफलअभिव्यक्तिहरू, म्याक्रो सेलहरू बीचको जटिल प्रतिक्रिया पथहरू, र विभिन्न सामान्य रूपमा प्रयोग गरिएका कार्यहरू कार्यान्वयन गर्नका लागि विशेष तर्क सहित, जस्तैपूर्णांक अंकगणित.
ठूलो CPLD र सानो FPGA बीचको सबैभन्दा उल्लेखनीय भिन्नता CPLD मा अन-चिप गैर-अस्थिर मेमोरीको उपस्थिति हो, जसले CPLD हरूलाई "का लागि प्रयोग गर्न अनुमति दिन्छ।बुट लोडर" प्रकार्यहरू, आफ्नो स्थायी कार्यक्रम भण्डारण नभएको अन्य उपकरणहरूलाई नियन्त्रण हस्तान्तरण गर्नु अघि।एउटा राम्रो उदाहरण हो जहाँ CPLD गैर-अस्थिर मेमोरीबाट FPGA को लागि कन्फिगरेसन डेटा लोड गर्न प्रयोग गरिन्छ।[१]
विभेद [सम्पादन गर्नुहोस्]
CPLD हरू पहिलेका साना यन्त्रहरूबाट पनि एक विकासवादी चरण थिए,PLAs(पहिलो द्वारा पठाइएकोसिग्नेटिक्स), रPALs।यी बारीमा अघि थिएमानक तर्कउत्पादनहरू, जसले कुनै प्रोग्रामेबिलिटी प्रस्ताव गर्दैन र धेरै मानक तर्क चिपहरू (वा तीमध्ये सयौं) सँगै (सामान्यतया मुद्रित सर्किट बोर्ड वा बोर्डहरूमा तारिङको साथमा, तर कहिलेकाहीं, विशेष गरी प्रोटोटाइपको लागि, प्रयोग गरेर) तार्किक कार्यहरू निर्माण गर्न प्रयोग गरियो।तार लपेटोतार)।
FPGA र CPLD उपकरण आर्किटेक्चरहरू बीचको मुख्य भिन्नता भनेको CPLD हरू आन्तरिक रूपमा आधारित छन्हेर्ने तालिकाहरू(LUTs) FPGAs प्रयोग गर्दातर्क ब्लकहरू.