मेरिलचिप स्टकमा नयाँ र मूल इलेक्ट्रोनिक कम्पोनेन्ट एकीकृत सर्किट IC DS90UB928QSQX/NOPB
उत्पादन विशेषताहरू
TYPE | DESCRIPTION |
श्रेणी | एकीकृत सर्किट (ICs) |
Mfr | टेक्सास उपकरण |
शृङ्खला | अटोमोटिभ, AEC-Q100 |
प्याकेज | टेप र रिल (TR) कट टेप (CT) Digi-Reel® |
SPQ | 250 T&R |
उत्पादन स्थिति | सक्रिय |
समारोह | Deserializer |
डाटा दर | 2.975Gbps |
इनपुट प्रकार | FPD-Link III, LVDS |
आउटपुट प्रकार | LVDS |
इनपुटहरूको संख्या | 1 |
आउटपुटहरूको संख्या | 13 |
भोल्टेज - आपूर्ति | 3V ~ 3.6V |
सञ्चालन तापमान | -40°C ~ 105°C (TA) |
माउन्टिङ प्रकार | सतह माउन्ट |
प्याकेज / केस | 48-WFQFN खुला प्याड |
आपूर्तिकर्ता उपकरण प्याकेज | 48-WQFN (7x7) |
आधार उत्पादन नम्बर | DS90UB928 |
1.
FPDLINK TI द्वारा डिजाइन गरिएको एक उच्च-गति भिन्न प्रसारण बस हो, मुख्यतया क्यामेरा र प्रदर्शन डेटा जस्ता छवि डेटा प्रसारण गर्न प्रयोग गरिन्छ।मानक लगातार विकसित भइरहेको छ, 720P@60fps छविहरू प्रसारण गर्ने लाइनहरूको मूल जोडीबाट 1080P@60fps प्रसारण गर्ने वर्तमान क्षमतामा, त्यसपछिका चिपहरूले अझ उच्च छवि रिजोल्युसनहरूलाई समर्थन गर्ने।प्रसारण दूरी पनि धेरै लामो छ, लगभग 20m पुग्छ, यसलाई अटोमोटिभ अनुप्रयोगहरूको लागि आदर्श बनाउँछ।
FPDLINK सँग उच्च-गति छवि डेटा र नियन्त्रण डेटाको सानो भाग प्रसारण गर्न उच्च-गति फर्वार्ड च्यानल छ।उल्टो नियन्त्रण जानकारी को प्रसारण को लागी एक अपेक्षाकृत कम गति पछाडि च्यानल पनि छ।अगाडि र पछाडि सञ्चारले द्वि-दिशात्मक नियन्त्रण च्यानल बनाउँछ, जसले FPDLINK मा I2C को चतुर डिजाइनमा पुर्याउँछ जुन यस पेपरमा छलफल गरिनेछ।
FPDLINK लाई एक सिरियलाइजर र डेसिरियलाइजर सँगै जोडिएको प्रयोग गरिन्छ, CPU लाई सिरियलाइजर वा deserializer मा जडान गर्न सकिन्छ, अनुप्रयोगको आधारमा।उदाहरणका लागि, क्यामेरा अनुप्रयोगमा, क्यामेरा सेन्सरले सिरियलाइजरसँग जडान गर्दछ र डेसिरियलाइजरलाई डाटा पठाउँदछ, जबकि सीपीयूले डेसिरियलाइजरबाट पठाइएको डाटा प्राप्त गर्दछ।डिस्प्ले एप्लिकेसनमा, सीपीयूले सीरियलाइजरलाई डाटा पठाउँछ र डिसेरियलाइजरले सीरियलाइजरबाट डाटा प्राप्त गर्छ र प्रदर्शनको लागि एलसीडी स्क्रिनमा पठाउँछ।
2.
CPU को i2c त्यसपछि serializer वा deserializer को i2c मा जडान गर्न सकिन्छ।FPDLINK चिपले CPU द्वारा पठाएको I2C जानकारी प्राप्त गर्दछ र FPDLINK मार्फत I2C जानकारी अर्को छेउमा पठाउँछ।हामीलाई थाहा छ, i2c प्रोटोकलमा, SDA SCL मार्फत सिङ्क्रोनाइज गरिएको छ।सामान्य एप्लिकेसनहरूमा, डेटा SCL को बढ्दो किनारामा राखिएको हुन्छ, जसको लागि मालिक वा दासलाई SCL को झर्ने किनारमा डेटाको लागि तयार हुन आवश्यक हुन्छ।जे होस्, FPDLINK मा, FPDLINK प्रसारण समय सकिएको हुनाले, मालिकले डाटा पठाउँदा कुनै समस्या हुँदैन, धेरैमा दासले मालिकले पठाएको भन्दा केही घडी पछि डाटा प्राप्त गर्दछ, तर दासले मालिकलाई जवाफ दिँदा समस्या हुन्छ। , उदाहरणका लागि, जब दासले मालिकलाई ACK मार्फत जवाफ दिन्छ जब ACK मालिकलाई हस्तान्तरण गरिन्छ, यो दासले पठाएको समय भन्दा ढिलो भइसकेको हुन्छ, अर्थात् यो FPDLINK ढिलाइबाट गुज्रिएको छ र बढ्दै गएको हुन सक्छ। SCL को किनारा।
सौभाग्य देखि, i2c प्रोटोकलले यो अवस्थालाई ध्यानमा राख्छ।i2c spec ले i2c स्ट्रेच भनिने गुण निर्दिष्ट गर्दछ, जसको अर्थ i2c स्लेभले ACK पठाउनु अघि SCL लाई तल तान्न सक्छ यदि यो तयार छैन भने SCL लाई माथि तान्न प्रयास गर्दा मास्टर असफल हुनेछ ताकि मास्टरले प्रयास गरिरहनेछ। SCL माथि तान्नुहोस् र को लागि पर्खनुहोस्, त्यसैले FPDLINK स्लेभ साइडमा i2c तरंगको विश्लेषण गर्दा, हामीले प्रत्येक पटक स्लेभ ठेगानाको भाग पठाइन्छ, त्यहाँ केवल 8 बिटहरू छन्, र ACK पछि प्रतिक्रिया दिइनेछ।
TI को FPDLINK चिपले यस सुविधाको पूर्ण फाइदा लिन्छ, प्राप्त भएको i2c तरंगलाई फर्वार्ड गर्नुको सट्टा (अर्थात् प्रेषकको रूपमा समान बाउड दर राखेर), यसले FPDLINK चिपमा सेट गरिएको बाउड दरमा प्राप्त डाटालाई पुन: प्रसारण गर्दछ।FPDLINK स्लेभ साइडमा i2c तरंगको विश्लेषण गर्दा यो नोट गर्न महत्त्वपूर्ण छ।CPU i2c बाउड दर 400K हुन सक्छ, तर FPDLINK दास पक्षमा i2c बाउड दर 100K वा 1M हो, FPDLINK चिपमा SCL उच्च र निम्न सेटिङहरूमा निर्भर गर्दछ।